La Red de Conocimientos Pedagógicos - Currículum vitae - Traducción Electrónica

Traducción Electrónica

Tecnología de bucle de bloqueo de fase (tecnología PLL)

Un bucle de bloqueo de fase (PLL) es un sistema de control que genera una señal, una señal de "referencia" con una relación fija entre fases. Un circuito PLL responde a la frecuencia y fase de una señal de entrada,

un oscilador que aumenta o disminuye automáticamente la frecuencia hasta que la frecuencia y la fase coinciden con la fórmula. Los bucles de bloqueo de fase son un ejemplo de un sistema de control que utiliza retroalimentación negativa.

Los bucles de fase bloqueada se utilizan ampliamente en equipos electrónicos como radiodifusión, comunicaciones y ordenadores. Pueden generar frecuencias estables, recuperar señales de canales de comunicación ruidosos o distribuir pulsos de frecuencia de reloj en diseños de lógica digital como los microprocesadores. Debido a que un único circuito integrado puede proporcionar un bloque de construcción PLL completo, esta tecnología se usa ampliamente en equipos electrónicos modernos, con frecuencias de salida que van desde una fracción muy pequeña hasta varios gigahercios por segundo.

Las investigaciones sobre cómo se llama PLL se remontan a 1932. Investigadores británicos desarrollaron un receptor superheterodino, el homodino, para reemplazar a Edwin Armstrong. En un sistema síncrono o de punto cero, el oscilador local se sintoniza a la frecuencia de entrada deseada y luego se multiplica por la señal de entrada.

La señal de salida generada incluye la fecha.

Información de modulación de audio original. El objetivo era desarrollar un circuito receptor alternativo que requiriera menos circuitos de sintonización que un receptor superheterodino. Debido a que el oscilador local se desplazará rápidamente en esta frecuencia, se utiliza una señal de corrección automática en el oscilador para mantener la señal deseada en la misma fase y frecuencia. Esta técnica fue denominada en 1932, en un documento de una revista francesa, H. de Bellescise, donde se estudia la electricidad. [ 1 ]

En los receptores de televisión analógica, desde al menos finales de la década de 1930, los circuitos de escaneo horizontal y vertical de un bucle de bloqueo de fase están bloqueados para sincronizar los pulsos con la señal de transmisión. [ 2 ]

Cuando Signetics lanzó una serie de chips de sistema PLL integrados en 1969[3], la tecnología de aplicaciones creció exponencialmente. Unos años más tarde, RCA introdujo el micro bucle de bloqueo de fase CMOS "CD 4046", que se convirtió en un circuito integrado popular.

aplicaciones de aplicaciones

Los bucles de fase bloqueada se utilizan ampliamente con fines de sincronización; seguimiento coherente de portadoras y expansión de umbrales, sincronización de bits y sincronización de símbolos en comunicaciones espaciales. PLL también se puede utilizar para demodular señales de FM. En los transmisores de radio, se utilizan bucles de bloqueo de fase para sintetizar nuevas frecuencias o frecuencias de referencia adicionales.

Toma la misma estabilidad que la frecuencia de referencia.