La Red de Conocimientos Pedagógicos - Currículum vitae - Cómo escribir la palabra de control ad9854 en fpga

Cómo escribir la palabra de control ad9854 en fpga

La expresión de la señal de modulación de fase lineal (PM) sinusoidal está en la fórmula C, que es la frecuencia angular de la portadora, que es un índice de modulación, y ωωM es la frecuencia angular de la señal modulada.

Su fórmula de bomba se puede expresar de la siguiente manera:

donde T es el período del reloj de muestreo

n es un

punto β; entero; Modulación;

A través de la fórmula visible, primero el control de modulación de fase de muestreo de la señal de efecto local sinusoidal cambia directamente el muestreo de la señal portadora, luego la información de fase se convierte en información de amplitud a través de una tabla de búsqueda y, finalmente, la onda sinusoidal se puede emitir mediante conversión DAC. Una señal modulada en fase lineal, pero la señal portadora del reloj de muestreo y la señal de efecto local deben ser estrictamente consistentes, y la salida es una señal modulada en fase lineal precisa. Utilizando métodos digitales para lograr una modulación de fase lineal, existen dos métodos para lograr una modulación interna y externa. En modulación, el valor de la señal de modulación (Δφ) de la palabra de control de frecuencia central que cambia la frecuencia portadora solo cambia una vez durante el período de muestreo de cada palabra de control de frecuencia portadora en la secuencia de control, y luego cambia la palabra de control de frecuencia y la palabra de control. a la frecuencia central, modulando El principio se muestra en la Figura 1. Durante la modulación externa, la señal de modulación cambia directamente la fase de la señal de muestreo de la portadora a través del sumador. El principio de modulación externa se muestra en la Figura 2. Se introduce la modulación de fase lineal de tonos locales polisinusoidales. La señal de modulación de fase lineal (PM) y la expresión de muestreo para la modulación de fase sinusoidal son las siguientes: Cada símbolo tiene el mismo significado que en la fórmula monótona. Se puede ver en la fórmula que para completar la modulación de fase lineal de la señal de tono lateral multicanal, solo es necesario generar la señal de tono lateral multicanal y luego cambiar la fase de la señal portadora agregando y ajustando la señal de modulación.

En esta solución, la frecuencia IF es de 70 MHz, se implementan 2 señales de audio sinusoidales, se usa ddsad9852 para generar la fase de la portadora, se implementa modulación de fase, tabla de búsqueda y transformación DA, y se usa FPGA para generar la modulación de fase de la señal sinusoidal, tabla de búsqueda de senos, control de temporización y control de frecuencia, etc.

En tercer lugar, para la composición de 1.ad9852 y modulación de fase

El método de realización del principio AD9852 se genera a través del chip DDS de alto rendimiento, compuesto principalmente por núcleo DDS, registro, DAC y comparador. , Circuito de interfaz I\\\/O. Su frecuencia de funcionamiento interna puede alcanzar los 300 MHz y la frecuencia de salida máxima es de 150 MHz. Puede realizar diversas modulaciones, como FM, AM, PM, FSK, PSK, Q y un circuito multiplicador de frecuencia de bloqueo de fase de reloj programable 420 veces. Al producir salidas de referencia de baja frecuencia simultáneas a altas frecuencias, también es muy flexible en el control de la interfaz, con una selección de interfaces paralelas y seriales, con velocidades de hasta 100 MHz.

Debido a la alta frecuencia del reloj interno del AD9852 y al límite de velocidad a través de la interfaz AD9852, es difícil controlar el tiempo de modulación interna del AD9852. Esta solución utiliza un método de modulación externa. La implementación específica está bajo cierto control de tiempo. El chip de interfaz de bus paralelo generado por el FPGA de muestreo de señal local ingresa directamente al registro de transferencia de fase de 14 bits y el reloj interno sincroniza el cambio de fase bajo la onda. carga.

(1) Generación de señal portadora

La señal portadora es generada por AD9852 utilizando el principio DDS. El diagrama de bloques principal de DDS se muestra en la Figura 3.

La palabra de control de frecuencia, el reloj del sistema de ΔφFCLK, el acumulador de fase y la frecuencia de salida de n bits fout satisfacen la siguiente relación:

DDS Debido al muestreo y las características no lineales Del DAC, la salida del sistema DDS contiene interferencias de señales falsas y espuelas, lo cual es un defecto de las aplicaciones DDS, pero siempre que la selección de varios parámetros del principio DDS sea razonable, se pueden reducir las interferencias de señales falsas y las espuelas, la distribución Es razonable y la señal de interferencia se filtra fácilmente a través del filtro. Debido a que AD9852 n = 48, n = 70 MHz es fijo y los relojes del sistema de Δφ y FCLK son en realidad una selección de reloj del sistema FCLK, lo que se analiza es el principio de selección de FCLK.

1) Sawtooth

Debido a que DDS es un sistema de muestreo, satisface el teorema de muestreo de Nyquist para cuatro menores que 0.5fclk y nfclk + 4 (n es un número entero) en la interferencia frecuencia, frecuencia de interferencia Lejos de la frecuencia central, la amplitud de la interferencia de frecuencia es pequeña y fácil de filtrar. En aplicaciones prácticas, la frecuencia de salida no debe exceder el 40% de la frecuencia del reloj, por lo que esta solución utiliza una generación de reloj de referencia de 280 MHz