La Red de Conocimientos Pedagógicos - Currículum vitae - Papel lb

Papel lb

El TLC2543 es un convertidor analógico a digital de aproximación sucesiva de condensador conmutado de 12 bits producido por Texas Instruments. Tiene tres entradas de control y se puede conectar fácilmente a una microcomputadora mediante una sencilla interfaz serie SPI de tres cables. Es uno de los mejores dispositivos para sistemas de adquisición de datos de 12 bits.

La conexión entre TLC2543 y los circuitos periféricos es sencilla. Las tres entradas de control son CS (selección de chip), reloj de E/S y entrada de datos en serie. Un multiplexor de 14 canales en chip puede seleccionar cualquiera de las 11 entradas o tres voltajes de autoprueba internos. El muestreo y la retención son automáticos y la salida del EOC aumenta después de la conversión.

Las características principales de TLC2543 son las siguientes:

●11 canales de entrada analógica

●Frecuencia de muestreo de 66 ksps; El tiempo máximo de conversión es de 10 μs;

●Interfaz serie SPI;

●El error de linealidad máximo es 1 LSB;

Corriente de suministro baja (típ. 1 mA);

p>

●La corriente del modo de apagado es de 4 μ a.

Las funciones del pin se describen a continuación:

Ain0 ~ ain10: Terminales de entrada analógica, selección de dispositivo multiplexado internamente. Para el reloj de E/S de 4,1MHz, la impedancia de la fuente de conducción debe ser menor o igual a 50ω;

CS: terminal de selección de chip. Una transición CS de alto a bajo restablece el contador y los controles internos y habilita la salida y entrada de datos y los relojes de E/S. El cambio de CS de bajo a alto desactivará la entrada de datos y el reloj de E/S dentro del tiempo establecido;

Entrada de datos: terminal de entrada de datos en serie. Los datos en serie comienzan con MSB y se desplazan a la dirección de 4 bits en los primeros 4 flancos ascendentes del reloj de E/S, que se utiliza para seleccionar la siguiente señal de entrada analógica o voltaje de prueba que se convertirá, y luego el valor de E/S. O clock ingresa los bits restantes en secuencia;

Salida de datos: terminal de salida de tres estados del resultado de la conversión A/D. Cuando CS tiene un nivel alto, este pin está en un estado de alta impedancia; cuando CS tiene un nivel bajo, este pin se establece en el nivel lógico correspondiente según el valor MSB del resultado de la conversión anterior: Fin de la conversión. Después del flanco descendente del último reloj de E/S, EOC cambia de alto a bajo y permanece allí hasta que se completa la conversión y los datos están listos para la transmisión.

y: el terminal positivo de la fuente de alimentación y tierra;

Ref, ref-: los terminales de referencia positivo y negativo. Por lo general, ref está conectado a VCC y ref- está conectado a GND. El rango máximo de voltaje de entrada depende de la diferencia de voltaje entre ambos extremos;

Reloj de E/S: terminal de entrada/salida del reloj.