La Red de Conocimientos Pedagógicos - Currículum vitae - ¿Qué significa pll?

¿Qué significa pll?

Pll significa: bucle de bloqueo de fase o bucle de bloqueo de fase, que se utiliza para integrar señales de reloj para que los dispositivos de alta frecuencia funcionen normalmente, como los datos de acceso a la memoria.

El bucle de bloqueo de fase es un circuito de control de retroalimentación, denominado bucle de bloqueo de fase. La característica de un bucle bloqueado en fase es que utiliza una señal de referencia de entrada externa para controlar la frecuencia y la fase de la señal de oscilación dentro del bucle. Debido a que el bucle de bloqueo de fase puede rastrear automáticamente la frecuencia de la señal de salida a la frecuencia de la señal de entrada, el bucle de bloqueo de fase generalmente se usa en un circuito de seguimiento de bucle cerrado. Durante el funcionamiento del bucle de bloqueo de fase, cuando la frecuencia de la señal de salida es igual a la frecuencia de la señal de entrada. El voltaje de salida mantiene una diferencia de fase fija con el voltaje de entrada.

Es decir, la fase de la tensión de salida y la tensión de entrada están bloqueadas, de ahí el nombre del bucle de bloqueo de fase. Un bucle de bloqueo de fase generalmente consta de tres partes: un detector de fase, un filtro de bucle y un oscilador controlado por voltaje. El bucle de bloqueo de fase es un circuito de control de retroalimentación, denominado bucle de bloqueo de fase. La característica de un bucle bloqueado en fase es que utiliza una señal de referencia de entrada externa para controlar la frecuencia y la fase de la señal de oscilación dentro del bucle. Debido a que el bucle de bloqueo de fase puede rastrear automáticamente la frecuencia de la señal de salida a la frecuencia de la señal de entrada, el bucle de bloqueo de fase generalmente se usa en un circuito de seguimiento de bucle cerrado.

El principio de funcionamiento de pll:

El bucle de bloqueo de fase es un circuito de retroalimentación cuya función es sincronizar la fase del reloj en el circuito con un reloj externo. El PLL logra la sincronización comparando la fase de la señal externa con la fase del oscilador de cristal controlado por voltaje (VCXO). Durante el proceso de comparación, el circuito de bucle bloqueado en fase ajustará continuamente la fase del reloj del oscilador de cristal local de acuerdo con. la fase de la señal externa hasta la sincronización de dos fases de las señales.

En los sistemas de adquisición de datos, los bucles de bloqueo de fase son una tecnología de sincronización muy útil, porque a través de bucles de bloqueo de fase, diferentes placas de adquisición de datos pueden compartir el mismo reloj de muestreo. Por lo tanto, las fases de los respectivos relojes locales de 80MHz y 20MHz en todas las placas están sincronizadas y, por lo tanto, los relojes de muestreo también están sincronizados. Debido a que los relojes de muestreo de cada placa están sincronizados, los datos se pueden recopilar estrictamente al mismo tiempo.