La Red de Conocimientos Pedagógicos - Currículum vitae - modelismo

modelismo

1. ModelSim puede compilar y agregar directamente bibliotecas Xilinx. El ise actual (encuéntrelo en herramientas de xilinx en el menú de inicio) tiene directamente herramientas para usar ModelSim para compilar bibliotecas. Después de completar la compilación de la biblioteca, agregue la biblioteca al entorno de simulación ModelSim y modifique modelsim.ini en el directorio de instalación de modelsim. Esto completa la adición de la biblioteca. Durante la simulación, solo necesita completar el archivo .v que se genera. la propiedad intelectual. \x0d\2, es mejor escribir tb usted mismo. Algunas IP en xilinx tienen tb parciales, pero estos tb solo lo ayudan a comprender el uso de ip y no tienen ningún valor práctico, como mac ddr, etc. \aquí se adjuntan mis notas de la compilación de la biblioteca de simulación hace N años. En ese momento, las versiones de ModelSim e ise eran versiones muy tempranas, pero el principio sigue siendo el mismo\x0d\\x0d\Primero debes cambiar modelsim.ini. para que se pueda escribir\x0d\ Ejecutar en modo de línea de comando:\x0d\"compxlib -s mti_se -l all -f all -p D:\Modeltech_6.1c\win32"\x0d\La biblioteca compilada se coloca en:\x0d\ D:\Xilinx\ 10.1\ISE\vhdl\mti_se\x0d\D:\Xilinx\10.1\ISE\verilog\mti_se\x0d\Después de la compilación, agregue el siguiente contenido a modelsim.ini\x0d\ \x0d\UNISIMS_VER =d :\Xilinx\10.1\ ISE\verilog\mti_se\unisims_ver\x0d\UNIMACRO_VER = d:\Xilinx\10.1\ISE\verilog\mti_se\unimacro_ver\x0d\UNI9000_VER =d:\Xilinx\10.1\ISE\verilog\mti_se\ uni9000_ver\x0d\SIMPRIMS_VER = d:\Xilinx\10.1\ISE\verilog\mti_se\simprims_ver\x0d\XILINXCORELIB_VER =d:\Xilinx\10.1\ISE\verilog\mti_se\XilinxCoreLib_ver\x0d\AIM_VER = d:\Xilinx\10.1 \ISE\verilog\mti_se \abel_ver\aim_ver\x0d\CPLD_VER =d:\Xilinx\10.1\ISE\verilog\mti_se\cpld_ver\x0d\SECUREIP =d:\Xilinx\10.1\ISE\verilog\mti_se\secureip\x0d \UNISIM = d:\ Xilinx\10.1\ISE\vhdl\mti_se\unisim\x0d\UNIMACRO =d:\Xilinx\10.1\ISE\vhdl\mti_se\unimacro\x0d\SIMPRIM = d:\Xilinx\10.1\ISE\ vhdl\mti_se\simprim\ x0d\XILINXCORELIB =d:\Xilinx\10.1\ISE\vhdl\mti_se\XilinxCoreLib\x0d\AIM = d:\Xilinx\10.1\ISE\vhdl\mti_se\abel\aim\x0d\PLS = d:\Xilinx\10.1 \ISE\vhdl\mti_se\abel\pls\x0d\CPLD = d:\Xilinx\10.1\ISE\vhdl\mti_se\cpld